고해상도 디지털 화상신호 무선 송수신 모뎀용 ASIC 기술 연구

项目来源

韩国国家科技基金

项目主持人

김대진

项目受资助机构

전남대학교

立项年度

2002

立项时间

未公开

项目编号

1410043152

研究期限

未知 / 未知

项目级别

国家级

受资助金额

90000000.00韩元

学科

未公开

学科代码

未公开

基金类别

핵심기반기술개발

关键词

未公开

参与者

未公开

参与机构

未公开

项目标书摘要:연구내용
        ㅇ차세대 지상파 DTV 송수신 모뎀용 AISC 구현 구조 개발ㅇ테스트 베드를 통한 핵심 알고리즘 FPGA 테스트
        ㅇ차세대 지상파 DTV 송수신 모뎀 실수형(floating point)시뮬레이터 개발-개정될 미국 ATSC 및 국내 표준 동향 파악에 의한 특허 작성-휴대 및 이동 수신 채널 분석 및 채널 환경 구축-지상파 DTV의 이동 수신이 가능한 동기/고속 등화기 알고리즘 개발-고속 등화기와 연계한 에러 정정 알고리즘 개발-휴대 및 이동 수신이 가능한 차세대 지상파 DTV 송수신 모뎀 실수형 시뮬레이터 개발ㅇ차세대 지상파 DTV 송수신 모뎀 실수형(floating point)시뮬레이터 개발-지상파 DTV의 이동 수신이 가능한 동기/고속 등화기 알고리즘의 고정 소수점(fixed point)시뮬레이터 개발-개정 표준에 맞는 저손실율 에러 정정 알고리즘 구현 구조 개발-데이터 서비스를 위한 데이터 비손실형 고품질 데이터 압축/복원 알고리즘과 ARQ 알고리즘 개발 ㅇ차세대 지상파 DTV 송수신 모뎀의 최적 ASIC 구현 구조 개발-지상파 DTV의 이동 수신이 가능한 동기/고속 등화기 알고리즘의 RTL(Register Transfer Level)시뮬레이터 개발-송수신 ASIC 설계에 대한 최적 저전력 하드웨어 구조 설계 개발-고속 동기,에러 정정 부호화,비손실형 데이터 압축/복원 ASIC 구조의 통합 및 FPGA 테스트
        ㅇ차세대 지상파 DTV 송수신 모뎀 실수형(floating point)시뮬레이터 개발-개정될 미국 ATSC 및 국내 표준 동향 파악에 의한 특허 작성-휴대 및 이동 수신 채널 분석 및 채널 환경 구축-지상파 DTV의 이동 수신이 가능한 동기/고속 등화기 알고리즘 개발-고속 등화기와 연계한 에러 정정 알고리즘 개발-휴대 및 이동 수신이 가능한 차세대 지상파 DTV 송수신 모뎀 실수형 시뮬레이터 개발ㅇ차세대 지상파 DTV 송수신 모뎀 실수형(floating point)시뮬레이터 개발-지상파 DTV의 이동 수신이 가능한 동기/고속 등화기 알고리즘의 고정 소수점(fixed point)시뮬레이터 개발-개정 표준에 맞는 저손실율 에러 정정 알고리즘 구현 구조 개발-데이터 서비스를 위한 데이터 비손실형 고품질 데이터 압축/복원 알고리즘과 ARQ 알고리즘 개발 ㅇ차세대 지상파 DTV 송수신 모뎀의 최적 ASIC 구현 구조 개발-지상파 DTV의 이동 수신이 가능한 동기/고속 등화기 알고리즘의 RTL(Register Transfer Level)시뮬레이터 개발-송수신 ASIC 설계에 대한 최적 저전력 하드웨어 구조 설계 개발-고속 동기,에러 정정 부호화,비손실형 데이터 압축/복원 ASIC 구조의 통합 및 FPGA 테스트

  • 排序方式:
  • 0
  • /
  • 排序方式:
  • 0
  • /